亚洲综合无码日韩国产加勒比-欧美激情精品久久久久久-最新亚洲人成网站在线影院-国产精品乱码高清在线观看-国产午夜福利精品久久

你的位置:首頁 > 傳感技術 > 正文

如何在 3DICC 中基于虛擬原型實現多芯片架構探索

發布時間:2023-11-28 責任編輯:lina

【導讀】在系統定義和規劃時,虛擬原型可以用來分析架構設計決策可能產生的影響,將系統的功能性和非功能性要求轉化為系統的物理硬件屬性,包括裸片的目標工藝、面積大小以及不同組成芯片的組裝要求等。根據不同的解決方案,選擇不同的chiplets和堆疊架構,進行早期的分析驅動的架構探索和優化迭代,包括電氣可靠性、散熱、良率分析、應力分析等等。從而可以基于目標系統的指標定義,確定系統的瓶頸所在——性能、功耗、存儲容量/帶寬、面積/體積、成本以及上市時間等,逐步建立和完善各類分析模型,使得整個系統最終定型。


前言


Chiplet多芯片系統將多個裸芯片集成在單個封裝中,這對于系統架構的設計來說增加了新的維度和復雜性,多芯片系統的設計貫穿著系統級協同設計分析方法。


在系統定義和規劃時,虛擬原型可以用來分析架構設計決策可能產生的影響,將系統的功能性和非功能性要求轉化為系統的物理硬件屬性,包括裸片的目標工藝、面積大小以及不同組成芯片的組裝要求等。根據不同的解決方案,選擇不同的chiplets和堆疊架構,進行早期的分析驅動的架構探索和優化迭代,包括電氣可靠性、散熱、良率分析、應力分析等等。從而可以基于目標系統的指標定義,確定系統的瓶頸所在——性能、功耗、存儲容量/帶寬、面積/體積、成本以及上市時間等,逐步建立和完善各類分析模型,使得整個系統最終定型。


芯和半導體的3DIC Compiler(以下簡稱“3DICC”)設計平臺,全面支持chiplet多芯片系統2.5D/3D集成設計和仿真。本文介紹如何在3DICC設計平臺實現基于虛擬原型實現多芯片架構探索。整個流程包含chiplets虛擬原型和頂層創建、布局堆疊規劃、Bump/TSV設計規劃、PG網絡規劃和系統早期EMIR&Thermal分析等。


案例介紹


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖1:多芯片系統3D架構探索、布局、分析和迭代


1. Chiplets虛擬原型和頂層創建


創建chiplets虛擬原型,包含長寬尺寸和信號接口規劃。


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖 2 :虛擬芯片原型創建


創建虛擬頂層網表,建立芯片間互連關系,包含多芯片系統的所有實例和互連,但不會產生用于生產制造的實際GDS。


如何在 3DICC 中基于虛擬原型實現多芯片架構探索


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖3:虛擬頂層網表創建


2. 布局堆疊規劃


Chiplet多芯片系統架構和布局規劃有諸多因素需要考量,如chiplets和IP選擇、接口協議和類型、裸片是并排放置還是垂直堆疊等等,選擇的確定取決于目標應用在功耗、性能、功能、成本和散熱等方面的要求。

3DICC對于系統的架構布局支持多種芯片堆疊方式,如face-to-face、face-to-back等,在布局探索過程中,這些都可以從2D和3D的視圖進行交互式設計,快捷直觀。


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖4:堆疊布局探索


3.Bump/TSV設計規劃


在chiplets的架構探索和設計階段,需要完成系統級Floorplan和各個層次的bump planning。


對于ubump、TSV、C4 bump的設計,3DICC支持多種規劃方式,包括CSV、Excel表格以及圖形界面陣列設計等,可以根據實際的設計條件和需求,選擇適合的方式進行。例如:


Die1:已有Excel表格類型IO信息,導入文件自動創建。


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖 5:導入excel格式的bump map


Die2:已有CSV格式IO信息,導入文件自動創建。


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖6:FanOut設計頂層創建


Die3:只有IO信號列表,可以設定區域和pattern創建,也可以由工具基于信號接口關系自動分布創建。


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖7:設定區域和pattern創建bump陣列


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖8:工具自動分布創建bump陣列


4.PG網絡規劃和系統早期EMIR&Thermal分析


3DICC可以快速建立不同類型和pattern的PG網絡,用于支持原型階段的EMIR和Thermal建模分析。這些結果為PG網絡、bump/TSV陣列、芯片熱功耗、芯片堆疊方式等設計選擇確定提供了必要的數據支持,推進架構探索設計迭代優化。


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖9:PG網絡實現


如何在 3DICC 中基于虛擬原型實現多芯片架構探索

圖10:EMIR&Thermal分析示例


總結


與單片系統相比,chiplet多芯片系統在架構定義階段,必須通過功能架構、物理架構的協同假設和優化,從整個系統的角度進行設計和驗證,問題越早發現,就越有可能做出有影響力的改變來優化整個系統。通常來說,有價值的設計數據通常要到設計流程的后期才能獲得,而借助虛擬原型技術,開發者可以更好地掌控功耗和性能,同時仍可以在設計過程中做出修正和優化,從而規劃出系統的理想藍圖。


3DIC Compiler提供的基于虛擬原型實現多芯片架構探索,對于多芯片系統的可行性、可優化性和可實現性等方面提供了有效且高效的功能支持。

(文章來源:芯和半導體)


免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯系小編進行處理。


推薦閱讀:

漫談QLC其一:QLC定義及應用

通過碳化硅 TOLL 封裝開拓人工智能計算的前沿

CAEE2024丨中國(合肥)國際家電制造供應鏈展覽會

CAEE2024丨中國(廣東)國際家電制造供應鏈展覽會

利用IO-Link實現小型高能效工業現場傳感器



特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉

主站蜘蛛池模板: 小sao货水好多真紧h无码视频| 亚洲欧美国产精品专区久久| 无码乱码av天堂一区二区| 51久久国产露脸精品国产| 成人免费看黄网站yyy456| 亚洲国产av无码男人的天堂| 国产精品无码久久四虎| 欧美在线a| 中文无码一区二区不卡αv| 久久www成人片免费看| 久久综合精品成人一本| 99久久久无码国产精品9| 超清制服丝袜无码av福利网| 国产成人亚洲精品无码影院bt| 精品无码国产av一区二区三区| 国产漂亮白嫩美女在线观看| 亚洲精品乱码久久久久久自慰| 国产精品国产三级国产普通话| 高清无码午夜福利视频| 亚洲大成色www永久网站动图 | 成人免费视频视频在线观看 免费| 久99久热只有精品国产女同| 老少配老妇老熟女中文普通话| 人妻av乱片av出轨| 99久久国产宗和精品1上映| 99精品人妻少妇一区二区| 亚洲精品久久久无码大桥未久| 2021无码天堂在线| 亚洲日韩国产av中文字幕 | 久热爱精品视频在线◇| 久久99国产亚洲高清观看首页| 最新无码人妻在线不卡| 无码国产精品一区二区免费久久 | 麻豆果冻传媒精品一区| 国产精品久久久久电影网| 两性色午夜视频免费老司机 | 欧美一区二区日韩国产| 国产亚洲真人做受在线观看| 日韩精品一区二区三区中文不卡| 亚洲国产日韩欧美一区二区三区 | 韩国主播av福利一区二区|